more precise TLB invalidation - init cleanup
git-svn-id: svn://svn.savannah.nongnu.org/qemu/trunk@596 c046a42c-6fe2-441c-8c8c-71466251a162
This commit is contained in:
parent
64a595f26a
commit
1ac157da77
|
@ -134,8 +134,9 @@ void helper_ltr_T0(void);
|
||||||
void helper_movl_crN_T0(int reg);
|
void helper_movl_crN_T0(int reg);
|
||||||
void helper_movl_drN_T0(int reg);
|
void helper_movl_drN_T0(int reg);
|
||||||
void helper_invlpg(unsigned int addr);
|
void helper_invlpg(unsigned int addr);
|
||||||
void cpu_x86_update_cr0(CPUX86State *env);
|
void cpu_x86_update_cr0(CPUX86State *env, uint32_t new_cr0);
|
||||||
void cpu_x86_update_cr3(CPUX86State *env);
|
void cpu_x86_update_cr3(CPUX86State *env, uint32_t new_cr3);
|
||||||
|
void cpu_x86_update_cr4(CPUX86State *env, uint32_t new_cr4);
|
||||||
void cpu_x86_flush_tlb(CPUX86State *env, uint32_t addr);
|
void cpu_x86_flush_tlb(CPUX86State *env, uint32_t addr);
|
||||||
int cpu_x86_handle_mmu_fault(CPUX86State *env, uint32_t addr,
|
int cpu_x86_handle_mmu_fault(CPUX86State *env, uint32_t addr,
|
||||||
int is_write, int is_user, int is_softmmu);
|
int is_write, int is_user, int is_softmmu);
|
||||||
|
|
|
@ -424,8 +424,7 @@ static void switch_tss(int tss_selector,
|
||||||
env->tr.flags = e2 & ~DESC_TSS_BUSY_MASK;
|
env->tr.flags = e2 & ~DESC_TSS_BUSY_MASK;
|
||||||
|
|
||||||
if ((type & 8) && (env->cr[0] & CR0_PG_MASK)) {
|
if ((type & 8) && (env->cr[0] & CR0_PG_MASK)) {
|
||||||
env->cr[3] = new_cr3;
|
cpu_x86_update_cr3(env, new_cr3);
|
||||||
cpu_x86_update_cr3(env);
|
|
||||||
}
|
}
|
||||||
|
|
||||||
/* load all registers without an exception, then reload them with
|
/* load all registers without an exception, then reload them with
|
||||||
|
@ -1775,13 +1774,18 @@ void helper_lret_protected(int shift, int addend)
|
||||||
|
|
||||||
void helper_movl_crN_T0(int reg)
|
void helper_movl_crN_T0(int reg)
|
||||||
{
|
{
|
||||||
env->cr[reg] = T0;
|
|
||||||
switch(reg) {
|
switch(reg) {
|
||||||
case 0:
|
case 0:
|
||||||
cpu_x86_update_cr0(env);
|
cpu_x86_update_cr0(env, T0);
|
||||||
break;
|
break;
|
||||||
case 3:
|
case 3:
|
||||||
cpu_x86_update_cr3(env);
|
cpu_x86_update_cr3(env, T0);
|
||||||
|
break;
|
||||||
|
case 4:
|
||||||
|
cpu_x86_update_cr4(env, T0);
|
||||||
|
break;
|
||||||
|
default:
|
||||||
|
env->cr[reg] = T0;
|
||||||
break;
|
break;
|
||||||
}
|
}
|
||||||
}
|
}
|
||||||
|
|
|
@ -43,17 +43,42 @@ CPUX86State *cpu_x86_init(void)
|
||||||
if (!env)
|
if (!env)
|
||||||
return NULL;
|
return NULL;
|
||||||
memset(env, 0, sizeof(CPUX86State));
|
memset(env, 0, sizeof(CPUX86State));
|
||||||
/* basic FPU init */
|
|
||||||
for(i = 0;i < 8; i++)
|
|
||||||
env->fptags[i] = 1;
|
|
||||||
env->fpuc = 0x37f;
|
|
||||||
/* flags setup : we activate the IRQs by default as in user mode */
|
|
||||||
env->eflags = 0x2 | IF_MASK;
|
|
||||||
|
|
||||||
tlb_flush(env);
|
/* init to reset state */
|
||||||
|
|
||||||
|
tlb_flush(env, 1);
|
||||||
#ifdef CONFIG_SOFTMMU
|
#ifdef CONFIG_SOFTMMU
|
||||||
env->hflags |= HF_SOFTMMU_MASK;
|
env->hflags |= HF_SOFTMMU_MASK;
|
||||||
#endif
|
#endif
|
||||||
|
|
||||||
|
cpu_x86_update_cr0(env, 0x60000010);
|
||||||
|
env->a20_mask = 0xffffffff;
|
||||||
|
|
||||||
|
env->idt.limit = 0xffff;
|
||||||
|
env->gdt.limit = 0xffff;
|
||||||
|
env->ldt.limit = 0xffff;
|
||||||
|
env->ldt.flags = DESC_P_MASK;
|
||||||
|
env->tr.limit = 0xffff;
|
||||||
|
env->tr.flags = DESC_P_MASK;
|
||||||
|
|
||||||
|
/* not correct (CS base=0xffff0000) */
|
||||||
|
cpu_x86_load_seg_cache(env, R_CS, 0xf000, (uint8_t *)0x000f0000, 0xffff, 0);
|
||||||
|
cpu_x86_load_seg_cache(env, R_DS, 0, NULL, 0xffff, 0);
|
||||||
|
cpu_x86_load_seg_cache(env, R_ES, 0, NULL, 0xffff, 0);
|
||||||
|
cpu_x86_load_seg_cache(env, R_SS, 0, NULL, 0xffff, 0);
|
||||||
|
cpu_x86_load_seg_cache(env, R_FS, 0, NULL, 0xffff, 0);
|
||||||
|
cpu_x86_load_seg_cache(env, R_GS, 0, NULL, 0xffff, 0);
|
||||||
|
|
||||||
|
env->eip = 0xfff0;
|
||||||
|
env->regs[R_EDX] = 0x600; /* indicate P6 processor */
|
||||||
|
|
||||||
|
env->eflags = 0x2;
|
||||||
|
|
||||||
|
/* FPU init */
|
||||||
|
for(i = 0;i < 8; i++)
|
||||||
|
env->fptags[i] = 1;
|
||||||
|
env->fpuc = 0x37f;
|
||||||
|
|
||||||
/* init various static tables */
|
/* init various static tables */
|
||||||
if (!inited) {
|
if (!inited) {
|
||||||
inited = 1;
|
inited = 1;
|
||||||
|
@ -179,15 +204,10 @@ void cpu_x86_dump_state(CPUX86State *env, FILE *f, int flags)
|
||||||
/* x86 mmu */
|
/* x86 mmu */
|
||||||
/* XXX: add PGE support */
|
/* XXX: add PGE support */
|
||||||
|
|
||||||
/* called when cr3 or PG bit are modified */
|
|
||||||
static int last_pg_state = -1;
|
|
||||||
static uint32_t a20_mask;
|
|
||||||
int a20_enabled;
|
|
||||||
|
|
||||||
void cpu_x86_set_a20(CPUX86State *env, int a20_state)
|
void cpu_x86_set_a20(CPUX86State *env, int a20_state)
|
||||||
{
|
{
|
||||||
a20_state = (a20_state != 0);
|
a20_state = (a20_state != 0);
|
||||||
if (a20_state != a20_enabled) {
|
if (a20_state != ((env->a20_mask >> 20) & 1)) {
|
||||||
#if defined(DEBUG_MMU)
|
#if defined(DEBUG_MMU)
|
||||||
printf("A20 update: a20=%d\n", a20_state);
|
printf("A20 update: a20=%d\n", a20_state);
|
||||||
#endif
|
#endif
|
||||||
|
@ -197,27 +217,24 @@ void cpu_x86_set_a20(CPUX86State *env, int a20_state)
|
||||||
|
|
||||||
/* when a20 is changed, all the MMU mappings are invalid, so
|
/* when a20 is changed, all the MMU mappings are invalid, so
|
||||||
we must flush everything */
|
we must flush everything */
|
||||||
tlb_flush(env);
|
tlb_flush(env, 1);
|
||||||
a20_enabled = a20_state;
|
env->a20_mask = 0xffefffff | (a20_state << 20);
|
||||||
if (a20_enabled)
|
|
||||||
a20_mask = 0xffffffff;
|
|
||||||
else
|
|
||||||
a20_mask = 0xffefffff;
|
|
||||||
}
|
}
|
||||||
}
|
}
|
||||||
|
|
||||||
void cpu_x86_update_cr0(CPUX86State *env)
|
void cpu_x86_update_cr0(CPUX86State *env, uint32_t new_cr0)
|
||||||
{
|
{
|
||||||
int pg_state, pe_state;
|
int pe_state;
|
||||||
|
|
||||||
#if defined(DEBUG_MMU)
|
#if defined(DEBUG_MMU)
|
||||||
printf("CR0 update: CR0=0x%08x\n", env->cr[0]);
|
printf("CR0 update: CR0=0x%08x\n", new_cr0);
|
||||||
#endif
|
#endif
|
||||||
pg_state = env->cr[0] & CR0_PG_MASK;
|
if ((new_cr0 & (CR0_PG_MASK | CR0_WP_MASK | CR0_PE_MASK)) !=
|
||||||
if (pg_state != last_pg_state) {
|
(env->cr[0] & (CR0_PG_MASK | CR0_WP_MASK | CR0_PE_MASK))) {
|
||||||
tlb_flush(env);
|
tlb_flush(env, 1);
|
||||||
last_pg_state = pg_state;
|
|
||||||
}
|
}
|
||||||
|
env->cr[0] = new_cr0;
|
||||||
|
|
||||||
/* update PE flag in hidden flags */
|
/* update PE flag in hidden flags */
|
||||||
pe_state = (env->cr[0] & CR0_PE_MASK);
|
pe_state = (env->cr[0] & CR0_PE_MASK);
|
||||||
env->hflags = (env->hflags & ~HF_PE_MASK) | (pe_state << HF_PE_SHIFT);
|
env->hflags = (env->hflags & ~HF_PE_MASK) | (pe_state << HF_PE_SHIFT);
|
||||||
|
@ -225,23 +242,27 @@ void cpu_x86_update_cr0(CPUX86State *env)
|
||||||
env->hflags |= ((pe_state ^ 1) << HF_ADDSEG_SHIFT);
|
env->hflags |= ((pe_state ^ 1) << HF_ADDSEG_SHIFT);
|
||||||
}
|
}
|
||||||
|
|
||||||
void cpu_x86_update_cr3(CPUX86State *env)
|
void cpu_x86_update_cr3(CPUX86State *env, uint32_t new_cr3)
|
||||||
{
|
{
|
||||||
|
env->cr[3] = new_cr3;
|
||||||
if (env->cr[0] & CR0_PG_MASK) {
|
if (env->cr[0] & CR0_PG_MASK) {
|
||||||
#if defined(DEBUG_MMU)
|
#if defined(DEBUG_MMU)
|
||||||
printf("CR3 update: CR3=%08x\n", env->cr[3]);
|
printf("CR3 update: CR3=%08x\n", new_cr3);
|
||||||
#endif
|
#endif
|
||||||
tlb_flush(env);
|
tlb_flush(env, 0);
|
||||||
}
|
}
|
||||||
}
|
}
|
||||||
|
|
||||||
void cpu_x86_init_mmu(CPUX86State *env)
|
void cpu_x86_update_cr4(CPUX86State *env, uint32_t new_cr4)
|
||||||
{
|
{
|
||||||
a20_enabled = 1;
|
#if defined(DEBUG_MMU)
|
||||||
a20_mask = 0xffffffff;
|
printf("CR4 update: CR4=%08x\n", env->cr[4]);
|
||||||
|
#endif
|
||||||
last_pg_state = -1;
|
if ((new_cr4 & (CR4_PGE_MASK | CR4_PAE_MASK | CR4_PSE_MASK)) !=
|
||||||
cpu_x86_update_cr0(env);
|
(env->cr[4] & (CR4_PGE_MASK | CR4_PAE_MASK | CR4_PSE_MASK))) {
|
||||||
|
tlb_flush(env, 1);
|
||||||
|
}
|
||||||
|
env->cr[4] = new_cr4;
|
||||||
}
|
}
|
||||||
|
|
||||||
/* XXX: also flush 4MB pages */
|
/* XXX: also flush 4MB pages */
|
||||||
|
@ -285,7 +306,7 @@ int cpu_x86_handle_mmu_fault(CPUX86State *env, uint32_t addr,
|
||||||
|
|
||||||
/* page directory entry */
|
/* page directory entry */
|
||||||
pde_ptr = phys_ram_base +
|
pde_ptr = phys_ram_base +
|
||||||
(((env->cr[3] & ~0xfff) + ((addr >> 20) & ~3)) & a20_mask);
|
(((env->cr[3] & ~0xfff) + ((addr >> 20) & ~3)) & env->a20_mask);
|
||||||
pde = ldl_raw(pde_ptr);
|
pde = ldl_raw(pde_ptr);
|
||||||
if (!(pde & PG_PRESENT_MASK)) {
|
if (!(pde & PG_PRESENT_MASK)) {
|
||||||
error_code = 0;
|
error_code = 0;
|
||||||
|
@ -323,7 +344,7 @@ int cpu_x86_handle_mmu_fault(CPUX86State *env, uint32_t addr,
|
||||||
|
|
||||||
/* page directory entry */
|
/* page directory entry */
|
||||||
pte_ptr = phys_ram_base +
|
pte_ptr = phys_ram_base +
|
||||||
(((pde & ~0xfff) + ((addr >> 10) & 0xffc)) & a20_mask);
|
(((pde & ~0xfff) + ((addr >> 10) & 0xffc)) & env->a20_mask);
|
||||||
pte = ldl_raw(pte_ptr);
|
pte = ldl_raw(pte_ptr);
|
||||||
if (!(pte & PG_PRESENT_MASK)) {
|
if (!(pte & PG_PRESENT_MASK)) {
|
||||||
error_code = 0;
|
error_code = 0;
|
||||||
|
@ -368,7 +389,7 @@ int cpu_x86_handle_mmu_fault(CPUX86State *env, uint32_t addr,
|
||||||
}
|
}
|
||||||
|
|
||||||
do_mapping:
|
do_mapping:
|
||||||
pte = pte & a20_mask;
|
pte = pte & env->a20_mask;
|
||||||
|
|
||||||
/* Even if 4MB pages, we map only one 4KB page in the cache to
|
/* Even if 4MB pages, we map only one 4KB page in the cache to
|
||||||
avoid filling it too fast */
|
avoid filling it too fast */
|
||||||
|
@ -405,7 +426,7 @@ target_ulong cpu_get_phys_page_debug(CPUState *env, target_ulong addr)
|
||||||
} else {
|
} else {
|
||||||
/* page directory entry */
|
/* page directory entry */
|
||||||
pde_ptr = phys_ram_base +
|
pde_ptr = phys_ram_base +
|
||||||
(((env->cr[3] & ~0xfff) + ((addr >> 20) & ~3)) & a20_mask);
|
(((env->cr[3] & ~0xfff) + ((addr >> 20) & ~3)) & env->a20_mask);
|
||||||
pde = ldl_raw(pde_ptr);
|
pde = ldl_raw(pde_ptr);
|
||||||
if (!(pde & PG_PRESENT_MASK))
|
if (!(pde & PG_PRESENT_MASK))
|
||||||
return -1;
|
return -1;
|
||||||
|
@ -415,14 +436,14 @@ target_ulong cpu_get_phys_page_debug(CPUState *env, target_ulong addr)
|
||||||
} else {
|
} else {
|
||||||
/* page directory entry */
|
/* page directory entry */
|
||||||
pte_ptr = phys_ram_base +
|
pte_ptr = phys_ram_base +
|
||||||
(((pde & ~0xfff) + ((addr >> 10) & 0xffc)) & a20_mask);
|
(((pde & ~0xfff) + ((addr >> 10) & 0xffc)) & env->a20_mask);
|
||||||
pte = ldl_raw(pte_ptr);
|
pte = ldl_raw(pte_ptr);
|
||||||
if (!(pte & PG_PRESENT_MASK))
|
if (!(pte & PG_PRESENT_MASK))
|
||||||
return -1;
|
return -1;
|
||||||
page_size = 4096;
|
page_size = 4096;
|
||||||
}
|
}
|
||||||
}
|
}
|
||||||
pte = pte & a20_mask;
|
pte = pte & env->a20_mask;
|
||||||
page_offset = (addr & TARGET_PAGE_MASK) & (page_size - 1);
|
page_offset = (addr & TARGET_PAGE_MASK) & (page_size - 1);
|
||||||
paddr = (pte & TARGET_PAGE_MASK) + page_offset;
|
paddr = (pte & TARGET_PAGE_MASK) + page_offset;
|
||||||
return paddr;
|
return paddr;
|
||||||
|
|
Loading…
Reference in a new issue